特許
J-GLOBAL ID:200903067340479044

データ処理装置

発明者:
出願人/特許権者:
代理人 (1件): 中島 司朗
公報種別:公開公報
出願番号(国際出願番号):特願2001-321185
公開番号(公開出願番号):特開2002-196975
出願日: 2000年07月12日
公開日(公表日): 2002年07月12日
要約:
【要約】【課題】 将来におけるメディア処理毎のバンド幅の割り当て変更に対処できるよう、高い汎用性を有するデータ処理装置を提供する。【解決手段】メモリデバイスに含まれる複数領域のそれぞれについての使用状況が書込済み、未使用の何れであるかを示す使用状況情報を記憶しており、何れかのマスタデバイスがメモリデバイスへのデータ書き込みを要求しようとした場合、その使用状況情報が未使用に設定されている領域のアドレスを当該マスタデバイスに通知するアドレスサーバを備える。マスタデバイスはアドレスサーバに空領域のエントリアドレスを問い合わせれば、その未使用領域のアドレスを特定することができる。
請求項(抜粋):
複数のマスタデバイスと、1つのメモリデバイスとに接続され、メモリデバイスと、各マスタデバイスとの間のデータ転送を行うデータ処理装置であって、メモリデバイスに含まれる複数領域のそれぞれについての使用状況が書込済み、未使用の何れであるかを示す使用状況情報を記憶しており、何れかのマスタデバイスがメモリデバイスへのデータ書き込みを要求しようとした場合、その使用状況情報が未使用に設定されている領域のアドレスを当該マスタデバイスに通知するアドレスサーバを備えることを特徴とするデータ処理装置。
IPC (5件):
G06F 12/02 510 ,  G06F 12/02 540 ,  G06F 13/16 520 ,  G06F 13/36 310 ,  G06F 13/38 310
FI (5件):
G06F 12/02 510 M ,  G06F 12/02 540 ,  G06F 13/16 520 C ,  G06F 13/36 310 F ,  G06F 13/38 310 C
Fターム (14件):
5B060AA14 ,  5B060CB01 ,  5B060MB02 ,  5B061BA01 ,  5B061BB16 ,  5B061DD12 ,  5B061FF01 ,  5B061FF05 ,  5B061GG04 ,  5B077AA18 ,  5B077BA07 ,  5B077BB03 ,  5B077DD11 ,  5B077DD22

前のページに戻る