特許
J-GLOBAL ID:200903067498167139

ASICデバイス

発明者:
出願人/特許権者:
代理人 (1件): 川口 義雄 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-342610
公開番号(公開出願番号):特開平5-175467
出願日: 1991年12月25日
公開日(公表日): 1993年07月13日
要約:
【要約】【目的】 クロックスキューの緩和されたASICデバイスを提供する。【構成】 ASICデバイスは、クロック信号発生部11、外部から入力されるシリアルデータをクロック信号発生部11からのクロック信号に同期して取り込むレジスタ部12、レジスタ部12から出力されるデータを処理するランダムロジック部13、ランダムロジック部13を制御する制御部14から構成される。レジスタ部12がチップの1部分に集中して配置されたフリップフロップアレイから構成されるのでクロック回路をチップの一角に集中することが可能であり、これにより、クロック信号のディレイの偏りが緩和される。
請求項(抜粋):
多ビットデータを格納するためのレジスタ部と、該レジスタ部から出力されるデータを処理するランダムロジック部とを含み、前記レジスタ部が半導体チップの一部に集中して配置されたフリップフロップアレイから構成されることを特徴とするASICデバイス。
IPC (3件):
H01L 27/118 ,  H01L 27/04 ,  H03K 19/173 101

前のページに戻る