特許
J-GLOBAL ID:200903067649051820

データ表示装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平7-155329
公開番号(公開出願番号):特開平8-328532
出願日: 1995年05月30日
公開日(公表日): 1996年12月13日
要約:
【要約】【目的】 シリアルデータの各ビットフローに同期した動作が可能な簡単な構成のシリアルデータ通信のデータ表示装置を提供する。【構成】 入力端子1からのスパイク状ノイズを排除するローパスフィルタ回路2、入力端子1から入力されるシリアルデータ信号のスタートビットに同期してタイミング信号を発生するモノステーブル回路3、シリアルデータ信号の各ビットに合わせてタイミング信号を発生するアステーブル回路4、シリアルデータ信号をパラレルデータ信号に変換するシフトレジスタ回路5、パラレルデータ信号を表示する表示回路7、シフトレジスタ回路5のリセット信号を発生させるための遅延反転回路8と2入力ナンドゲート回路10、並びにアステーブル回路4のリセット信号を発生させる遅延回路9から構成される。
請求項(抜粋):
シリアルデータ信号の各ビットに合わせてタイミング信号を発生するタイミング信号発生手段(4) と、前記タイミング信号に基づいてシリアルデータ信号をパラレルデータ信号に変換するデータ変換手段(5) と、前記パラレルデータ信号を表示する表示手段(7) とを備えていることを特徴とするデータ表示装置。
引用特許:
審査官引用 (6件)
  • 特開昭58-051652
  • 特開昭57-041078
  • 特公平5-019156
全件表示

前のページに戻る