特許
J-GLOBAL ID:200903067664929018

乱数発生回路

発明者:
出願人/特許権者:
代理人 (1件): 宮田 金雄 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-256261
公開番号(公開出願番号):特開平9-101878
出願日: 1995年10月03日
公開日(公表日): 1997年04月15日
要約:
【要約】【課題】生成される乱数が、長周期で、一様な分布である乱数発生回路を得る。【解決手段】一定の周期毎に新たな奇数変数13を出力する奇数変数発生部、(この周期は生成する乱数の周期に合わせて設定する。)前回生成した乱数1を記憶するレジスタ、奇数変数13と前回の乱数4とを加算して、新たな乱数1を得る加算部を備える。
請求項(抜粋):
定数Mで表せるパターンの乱数を一様な分布で発生させる乱数発生回路において、上記M回のステップごとに新たな定数を出力する定数発生部と、ステップ毎に、以前のステップで出力した乱数と上記定数とに基づいて乱数を演算する演算部と、上記演算部の出力した上記乱数を記憶し、次のステップ以降に出力するレジスタ部と、を備えた乱数発生回路。

前のページに戻る