特許
J-GLOBAL ID:200903067679001488
並列計算機用マイクロプロセッサ
発明者:
出願人/特許権者:
代理人 (1件):
三好 秀和 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-198746
公開番号(公開出願番号):特開平6-044196
出願日: 1992年07月24日
公開日(公表日): 1994年02月18日
要約:
【要約】【目的】 ピーク性能と実行性能との差が少なく、マルチユーザによるプロセッサ内での並行処理ができ、低コスト・低消費電力を両立し得るシステムを実現することを目的とする。【構成】 複数の先入れ先出しメモリ(FIFO)と、演算に必要な全ての入力オペランドに対応するFIFOまたはスカラレジスタにデータが存在する際に演算が実行される1以上のベクトル演算器と、他のプロセシングエレメントとの通信を行うルーティング回路と、外部メモリアクセスポートとの間をLSI内で接続する可変接続部句を具備して構成される。【効果】 演算性能を向上させることができる。
請求項(抜粋):
複数の先入れ先出しメモリ(FIFO)と、演算に必要な全ての入力オペランドに対応するFIFOまたはスカラレジスタにデータが存在する際に演算が実行される1以上のベクトル演算器と、他のプロセシングエレメントとの通信を行うルーティング回路と、外部メモリアクセスポートと、前記ベクトル演算器,FIFO,ルーティング回路及び外部メモリアクセスポートとの間をLSI内で接続する可変接続部を具備することを特徴とする並列計算機用マイクロプロセッサ。
引用特許:
審査官引用 (4件)
-
特開昭58-181165
-
特開平3-018961
-
特開平3-058152
前のページに戻る