特許
J-GLOBAL ID:200903067794487025

キャッシュメモリおよびアドレス指定方法

発明者:
出願人/特許権者:
代理人 (3件): 山本 秀策 ,  安村 高明 ,  森下 夏樹
公報種別:公表公報
出願番号(国際出願番号):特願2002-556374
公開番号(公開出願番号):特表2004-530962
出願日: 2001年12月20日
公開日(公表日): 2004年10月07日
要約:
アドレスがタグ、インデックスおよびオフセットに分割されるキャッシュメモリにおいて、アドレスのそれぞれのタグ部分と、符合化されたタグアドレスとの間で、両方向の明確な変換を実行する手段がハードウェアの形態で提供される。さらに、キャッシュメモリのアドレスのインデックスフィールドは、インデックスフィールドを符合化されたインデックスフィールドにマップし、かつ両方向の明確である別のマッピング手順によって符号化され得る。適切な設計のハードウェアユニットもまた、この目的のために用いられる。【選択図】図1
請求項(抜粋):
アドレスがタグとインデックスとオフセットとに分割されるキャッシュメモリであって、該アドレスの該それぞれのタグ部分と、符合化されたタグアドレスとの間で、両方向の明確な変換を実行する手段が提供されることを特徴とする、キャッシュメモリ。
IPC (2件):
G06F12/14 ,  G06F12/08
FI (4件):
G06F12/14 510E ,  G06F12/14 540A ,  G06F12/08 507Z ,  G06F12/08 541Z
Fターム (4件):
5B005JJ01 ,  5B005MM01 ,  5B005NN31 ,  5B017BA07

前のページに戻る