特許
J-GLOBAL ID:200903068361166670

デスクトップ用非同期転送モードアダプター

発明者:
出願人/特許権者:
代理人 (1件): 真田 雄造 (外2名)
公報種別:公表公報
出願番号(国際出願番号):特願平8-510291
公開番号(公開出願番号):特表平10-505977
出願日: 1995年09月12日
公開日(公表日): 1998年06月09日
要約:
【要約】デスクトップアプリケーションのためのATMアダプタは、ATMネットワークにインターフェースするためのアダプタを含んでいる。このアダプタは、ホストインターフェース回路(106)を使ってSBus(102)とインターフェースすることのできるATMアプリケーション特定集積回路(ASIC)(100)を含んでいる。ホストインターフェース回路(106)は、バスインターフェース(104)、DMAコントローラ(108)、及びスレーブアクセスコントローラ(110)を含んでいる。DMAコントローラ(108)はATM・ASIC(100)内のDMAオペレーションを制御し、かつRAMインターフェースアービタ(112)と関係する。スレーブアクセスコントローラ(110)は、統計回路(116)と共に、SBus(102)に進む割り込み回路(114)の動作を制御する。RAMインターフェースアービタ(112)は、DMAコントローラ(108)、スレーブアクセスコントロール回路(110)、セグメンテーションエンジン(122)、及び再組立エンジン(124)の間の通信を仲裁する。RAMインターフェースアービタ(112)は、アダプタと関連したRAMへのRAMバス(120)と通信する。
請求項(抜粋):
ローカルATMネットワークにインターフェースするためのアダプタを備え、該アダプタはホストデバイスのデータバスと前記ローカルATMネットワークの物理層の間にインターフェースするためのATM集積回路を備え、該集積回路は、 バスインターフェースと、DMAコントローラと、スレーブアクセスコントローラとから成り、前記バスインターフェースは前記データバスをインターフェースし、前記メモリアクセスコントローラは前記集積回路と関連しているメモリインターフェース回路との間のメモリアクセスオペレーションを制御し、前記スレーブアクセスコントローラが割り込み回路と統計回路の動作を制御するホストインターフェース回路と、 前記ローカルエリアネットワーク上の転送のためのATMセル内に前記データバスからデータをセグメント分割するためのセグメンテーションエンジンと、 前記ローカルエリアネットワークからのATMセルを前記データバスに転送するためのデータに再組立するための再組立エンジンと、 前記メモリアクセスコントローラにインターフェースするための前記メモリインターフェース回路、前記スレーブアクセスコントロール回路、前記セグメンテーションエンジン、及び前記アダプタと関連したメモリ回路を持つ前記再組立エンジンと、 前記ローカルエリアネットワークと物理的にインターフェースするための物理インターフェース回路と、から成る、 ローカルエリアネットワークにユーザー端局を適合させるための非同期転送モードアダプタ。
IPC (2件):
H04L 12/28 ,  H04Q 3/00
FI (2件):
H04L 11/20 E ,  H04Q 3/00
引用特許:
審査官引用 (1件)
  • 特開平4-138739

前のページに戻る