特許
J-GLOBAL ID:200903068639491071

演算増幅器

発明者:
出願人/特許権者:
代理人 (1件): 山本 誠
公報種別:公開公報
出願番号(国際出願番号):特願平4-218232
公開番号(公開出願番号):特開平6-045839
出願日: 1992年07月24日
公開日(公表日): 1994年02月18日
要約:
【要約】【目的】 低消費電力型の演算増幅器を提供することを目的とする。【構成】 C-MOSをカスケード接続し、最終段C-MOSの出力を初段C-MOSのゲートにフィードバックする。この初段C-MOSのゲートには、複数の電圧入力が入力されており、更に複数の電圧入力およびフィードバック入力が容量結合されている。
請求項(抜粋):
C-MOSをカスケード接続するとともに、最終段C-MOSの出力を初段C-MOSのゲートにフィードバックしてなる演算増幅器。
IPC (3件):
H03F 3/30 ,  H03F 1/34 ,  H03F 3/16
引用特許:
審査官引用 (4件)
  • 特開昭61-050408
  • 特開昭58-137083
  • 特開昭64-081082
全件表示

前のページに戻る