特許
J-GLOBAL ID:200903068800111861

同期検出装置および無線装置

発明者:
出願人/特許権者:
代理人 (6件): 深見 久郎 ,  森田 俊雄 ,  仲村 義平 ,  堀井 豊 ,  野田 久登 ,  酒井 將行
公報種別:公開公報
出願番号(国際出願番号):特願2004-158142
公開番号(公開出願番号):特開2005-006299
出願日: 2004年05月27日
公開日(公表日): 2005年01月06日
要約:
【課題】 複数のユーザを同一チャネルに割当てる場合に、同期を確立することが可能な同期検出装置および無線装置を提供する。【解決手段】 送受信される複数のデジタル送信信号の各々は、対応するユーザごとに異なるトレーニングシンボル列を有している。同期検出装置32は、複数のユーザにそれぞれ対応する複数の相関検出器32.1〜32.Mを備える。複数の相関検出器の各々は、複数のデジタル送信信号を含む入力信号ujを受けるトランスバーサルフィルタを備える。乗算器304.1〜304.N+1は、複数のタップの各々からの信号を一方入力に受け、他方入力に対応するユーザのトレーニングシンボル列{w(i)}をそれぞれ受ける。加算器310は、乗算器304.1〜304.N+1からの信号を加算して、検出信号を生成する。【選択図】 図3
請求項(抜粋):
複数のデジタル信号の到来タイミングを検出する同期検出装置であって、 前記複数のデジタル信号の各々はトレーニングシンボル列を有し、 前記複数のデジタル信号のそれぞれの伝搬路をモデル化するための複数のデジタルフィルタと、 前記複数のデジタルフィルタの各々に前記トレーニングシンボル列を入力して得られる複数のレプリカ信号の総和を取る加算器と、 前記レプリカ信号の総和と前記複数のデジタル信号を含む受信信号との誤差信号に基づいて、前記それぞれの伝搬路のインパルス応答を推定して前記複数のデジタルフィルタを制御する制御回路とを備え、 前記制御回路は、前記インパルス応答に基づいて、前記受信信号の到来タイミングを推定する、同期検出装置。
IPC (6件):
H04B7/005 ,  H04B3/06 ,  H04B7/08 ,  H04B7/10 ,  H04B7/26 ,  H04L7/08
FI (6件):
H04B7/005 ,  H04B3/06 C ,  H04B7/08 D ,  H04B7/10 A ,  H04L7/08 A ,  H04B7/26 N
Fターム (23件):
5K046AA05 ,  5K046EE02 ,  5K046EE14 ,  5K046EE47 ,  5K046EF06 ,  5K046EF16 ,  5K047AA11 ,  5K047BB01 ,  5K047HH01 ,  5K047HH04 ,  5K047HH15 ,  5K047HH42 ,  5K047JJ09 ,  5K059CC03 ,  5K059CC04 ,  5K059DD31 ,  5K067AA33 ,  5K067DD25 ,  5K067EE02 ,  5K067EE10 ,  5K067EE22 ,  5K067HH21 ,  5K067KK03
引用特許:
審査官引用 (5件)
全件表示
引用文献:
前のページに戻る