特許
J-GLOBAL ID:200903069662609558

マトリクス型表示装置の映像信号処理回路及び映像信号処理方法

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平10-335478
公開番号(公開出願番号):特開2000-165780
出願日: 1998年11月26日
公開日(公表日): 2000年06月16日
要約:
【要約】【課題】 階調特性を適応的に滑らかにして階調の連続性を向上させると共に、全体的に低輝度な画面における目立ちやすい疑似輪郭状の画質妨害を効果的に低減することができるマトリクス型表示装置の映像信号処理回路を提供する。【解決手段】 ドットデータ階調検出回路11は、ドットデータの階調を検出する。階調別ディザパターン発生回路12は、複数のディザパターンより1つのディザパターンを選択する。ドット別ディザ係数抽出回路13は、そのディザパターンより、ドットの位置に対応したディザ係数を抽出し、この抽出されたディザ係数を合成して新たにディザパターンを生成する。区画内ディザ係数再設定回路14は、ディザパターンを構成するディザ係数の値を再設定して、映像信号に加算する最終的なディザパターンを生成する。
請求項(抜粋):
複数の画素がマトリクス状に形成されたパネルに映像信号を入力するに際し、前記パネル内の画素を構成する複数のドットをマトリクス状にした部分的な区画に対して、その区画のドットに印加するドットデータに所定のディザ係数を加算して前記映像信号の階調を補正するマトリクス型表示装置の映像信号処理回路において、前記区画内の個々のドットデータの階調を検出するドットデータ階調検出回路と、前記ドットデータ階調検出回路で検出された前記ドットデータの階調に応じて、前記区画のドットそれぞれで、前記区画と同じ大きさのマトリクス状の複数のディザパターンより1つのディザパターンを選択する階調別ディザパターン発生回路と、前記階調別ディザパターン発生回路で選択されたそれぞれのディザパターンより、前記ディザパターンを構成する前記区画のドットの位置に対応したディザ係数を抽出すると共に、この抽出されたそれぞれのディザ係数を合成して新たにディザパターンを生成するドット別ディザ係数抽出回路と、前記ドット別ディザ係数抽出回路が生成したディザパターンを構成するディザ係数の値を再設定して、前記区画に加算する最終的なディザパターンを生成する区画内ディザ係数再設定回路と、前記映像信号に前記区画内ディザ係数再設定回路が生成したディザパターンを加算する加算器とを備えて構成したことを特徴とするマトリクス型表示装置の映像信号処理回路。
IPC (4件):
H04N 5/66 ,  G09G 3/20 632 ,  G09G 3/28 ,  H04N 5/202
FI (4件):
H04N 5/66 A ,  G09G 3/20 632 F ,  G09G 3/28 K ,  H04N 5/202
Fターム (25件):
5C021PA71 ,  5C021RA06 ,  5C021SA25 ,  5C021XA35 ,  5C021YC06 ,  5C058AA11 ,  5C058AA12 ,  5C058BA07 ,  5C058BA33 ,  5C058BB03 ,  5C058BB25 ,  5C080AA05 ,  5C080AA06 ,  5C080AA08 ,  5C080AA18 ,  5C080BB05 ,  5C080CC03 ,  5C080DD01 ,  5C080DD30 ,  5C080EE29 ,  5C080EE30 ,  5C080FF09 ,  5C080GG09 ,  5C080JJ01 ,  5C080JJ02

前のページに戻る