特許
J-GLOBAL ID:200903069820995622
タイミング同期装置
発明者:
出願人/特許権者:
代理人 (1件):
西教 圭一郎
公報種別:公開公報
出願番号(国際出願番号):特願平4-279806
公開番号(公開出願番号):特開平6-131298
出願日: 1992年10月19日
公開日(公表日): 1994年05月13日
要約:
【要約】【目的】 適正な同期関係を容易に実現する。【構成】 イメージコントローラからは、データ信号がエンジンコントローラ131へ入力され、エンジンコントローラ131のCPU145は、ゲートアレイ134にこのデータ信号とクロック信号CK3とを入力する。ゲートアレイ134には、複数のDIPスイッチ174a,174bが備えられており、そのオン/オフ動作による2ビットのデータ設定により、データセレクタ173が前記データ信号に対する分周器171の4種類の分周開始タイミングのいずれか1つを選択する。
請求項(抜粋):
データ信号が入力されるタイミング同期装置において、クロック信号を発生するクロック信号発生手段と、クロック信号発生手段に接続され、クロック信号発生タイミングを、複数の相互に異なるタイミングのいずれか一つに設定するタイミング設定手段とを含み、入力されるデータ信号と前記クロック信号とが同期するタイミングをタイミング設定手段で設定して、前記データ信号をクロック信号に基づいて処理するようにしたことを特徴とするタイミング同期装置。
IPC (5件):
G06F 13/42 350
, B41J 29/38
, G03G 15/00 102
, G06F 1/12
, H04N 1/23 103
前のページに戻る