特許
J-GLOBAL ID:200903069967566700

画素配列表示装置

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-119952
公開番号(公開出願番号):特開平7-325551
出願日: 1994年06月01日
公開日(公表日): 1995年12月12日
要約:
【要約】【目的】 サンプリングパルス信号の遅延に起因する輝度差の発生およびコントラストの低下を抑制する。【構成】 水平ドライバ11は、タイミングジェネレータ11Aおよびサンプルホールド回路11Bを含む。水平ドライバ12は、タイミングジェネレータ12Aおよびサンプルホールド回路12Bを含む。アナログR,G,B信号R,G,Bは、サンプルホールド回路11B,12Bのそれぞれに供給される。クロック信号CLKは、可変移相器31,32を経て、移相されたクロック信号CLK1,CLK2としてタイミングジェネレータに供給される。これにより、タイミングジェネレータ11A,12Aに供給されるクロック信号CLK1,CLK2の位相が調節される。したがって、アナログR,G,B信号R,G,Bのサンプリング点が適正に調節される。
請求項(抜粋):
画素を配列した表示手段と、映像信号およびクロック信号を受け、これらの信号に応答して前記表示手段を駆動する駆動手段とを備え、前記駆動手段は、前記クロック信号に応答して、前記表示手段の所定方向に並ぶ画素のそれぞれに対応して前記映像信号をサンプリングするためのサンプリングパルス信号を発生させるパルス発生手段と、前記サンプリングパルス信号に応答して、前記映像信号のサンプルホールドを前記表示手段の前記所定方向に並ぶ画素のそれぞれに対応して行ない、そのホールド値を前記表示手段に供給するサンプルホールド手段とを含み、前記駆動手段に供給されるクロック信号の位相を調節する位相調節手段を備えた、画素配列表示装置。
IPC (3件):
G09G 3/20 ,  G02F 1/133 505 ,  G09G 3/36
引用特許:
審査官引用 (3件)
  • 特開平3-123316
  • 特開平2-309773
  • 液晶ディスプレイ装置
    公報種別:公開公報   出願番号:特願平4-272516   出願人:富士ゼロックス株式会社

前のページに戻る