特許
J-GLOBAL ID:200903070271012148
制御プログラム検証用シミュレーション装置
発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平7-353137
公開番号(公開出願番号):特開平9-185407
出願日: 1995年12月28日
公開日(公表日): 1997年07月15日
要約:
【要約】 (修正有)【課題】 コントローラの制御対象の電気設備機器の数や機能などが変動しても、前記コントローラに合った一定のレスポンスを保証できるシミュレーション装置を提供する。【解決手段】 被制御機器単位毎に設けられ、前記各被制御機器の挙動を決定するパラメータ設定を行うシミュレーションプログラムと、被制御機器単位毎に設けられ、シミュレーションプログラムを処理する専用のマイクロプロセッサと、コントローラの入出力装置とマイクロプロセッサ間に設けられ両者間のデータ授受を行うデータメモリとから構成され、被制御機器単位毎に設けられたマイクロプロセッサとシミュレーションプログラムとの組合わせからなるシミュレーションユニットを、データメモリに対してシミュレーション対象となる被制御機器の数だけ並列接続してなる並列処理装置と、被制御機器の挙動を表示する表示装置とから構成される。
請求項(抜粋):
複数の被制御機器を制御する制御用コントローラの入出力装置に接続して、前記コントローラの制御プログラムを診断する制御プログラム検証用シミュレーション装置において、前記被制御機器単位毎に設けられ、前記各被制御機器の挙動を決定するパラメータ設定を行うシミュレーションプログラムと、前記被制御機器単位毎に設けられ、前記シミュレーションプログラムを処理する専用のマイクロプロセッサと、前記コントローラの入出力装置と前記マイクロプロセッサ間に設けられ両者間のデータ授受を行うデータメモリとから構成され、前記被制御機器単位毎に設けられた前記マイクロプロセッサと前記シミュレーションプログラムとの組合わせからなるシミュレーションユニットを、前記データメモリに対してシミュレーション対象となる被制御機器の数だけ並列接続してなる並列処理装置と、前記被制御機器の挙動を表示する表示装置とからなる制御プログラム検証用シミュレーション装置。
IPC (2件):
FI (2件):
G05B 23/02 G
, G05B 17/02
引用特許:
前のページに戻る