特許
J-GLOBAL ID:200903070499560560

液晶表示装置の入力保護回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 喜三郎 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-088383
公開番号(公開出願番号):特開平7-092448
出願日: 1983年01月11日
公開日(公表日): 1995年04月07日
要約:
【要約】【目的】TFTなどで構成されるアクティブマトリックス表示装置において、静電気などによるアクティブマトリックスを構成する素子の破壊を防止する。【構成】表示領域の外周に導電線を配置し、該導電線と走査電極との間にそー素領域とゲートを短絡させたMOS型トランジスタとゲートとドレイン領域短絡させたMOS型トランジスタを直列に接続させる。【効果】アクティブマトリックスの入力端子に静電気等が入力しても、表示素子を破壊することがない。
請求項(抜粋):
一対の絶縁基板間に液晶が封入され、該基板の一方の基板上又は両方の基坂上に複数の走査電極及び複数の信号電極がマトリクス状に形成され、各走査電極と各信号電極との交点には画素電極が形成されてなる液晶表示装置において、該画素電極は表示部を形成し、該表示部の外周には導電線が配線され、該走査電極と該導電線の間にはソース領域とゲートを短絡させたMOS型トランジスタと、ゲートとドレイン領域を短絡させたMOS型トランジスタとが直列に接続されてなることを特徴とする液晶表示装置の入力保護回路。
IPC (4件):
G02F 1/133 550 ,  G02F 1/136 500 ,  G09G 3/36 ,  H01L 29/786
引用特許:
審査官引用 (1件)
  • 特公平5-049966

前のページに戻る