特許
J-GLOBAL ID:200903070927465934

積層セラミックチップコンデンサ

発明者:
出願人/特許権者:
代理人 (1件): 竹下 和夫
公報種別:公開公報
出願番号(国際出願番号):特願平10-304559
公開番号(公開出願番号):特開2000-133545
出願日: 1998年10月26日
公開日(公表日): 2000年05月12日
要約:
【要約】 (修正有)【課題】 表面の放電と共に、側面の放電も抑制し、小型で高容量,高耐圧な積層セラミックコンデンサを構成する。【解決手段】 内部電極1a〜1eと誘電体層2a〜2hとを複数交互に複数積層する基本構造に、所定の間隙G1,G2を内端側に隔て相平行する対の電極で、内部電極1a〜1eの最外層に位置する表面放電制御用の補助電極6a,6bと、内部電極1a〜1eよりも外寄りに対単位で両側に位置する側面放電制御用の補助電極7a,7b、8a,8bとを付加し、各放電制御用の補助電極を対毎に別の外部電極と電気的に接続する。
請求項(抜粋):
相対向する複数の内部電極と誘電体層とを複数交互に複数積層させてコンデンサ素子を形成すると共に、内部電極を順次互い違いに別の外部電極と電気的に接続させて外部電極をセラミック素子の両端部に設ける基本構造を有し、所定の間隙を内端側に隔て相平行する対の電極で、内部電極の最外層に位置する表面放電制御用の補助電極と、内部電極並びに表面放電制御用の補助電極よりも外寄りに対単位で両側に位置する側面放電制御用の補助電極とを付加し、その各放電制御用の補助電極を対毎に別の外部電極と電気的に接続してなることを特徴とする積層セラミックコンデンサ。
IPC (3件):
H01G 4/12 352 ,  H01G 4/30 301 ,  H01G 4/30
FI (3件):
H01G 4/12 352 ,  H01G 4/30 301 D ,  H01G 4/30 301 F
Fターム (30件):
5E001AB03 ,  5E001AC07 ,  5E001AC09 ,  5E001AF00 ,  5E001AF06 ,  5E001AH01 ,  5E001AH09 ,  5E001AJ01 ,  5E082AA01 ,  5E082AB03 ,  5E082BC35 ,  5E082EE04 ,  5E082EE23 ,  5E082EE35 ,  5E082FG06 ,  5E082FG26 ,  5E082FG54 ,  5E082GG10 ,  5E082GG11 ,  5E082GG26 ,  5E082GG28 ,  5E082HH43 ,  5E082JJ03 ,  5E082JJ05 ,  5E082JJ12 ,  5E082JJ21 ,  5E082JJ23 ,  5E082KK01 ,  5E082MM24 ,  5E082PP08
引用特許:
審査官引用 (3件)

前のページに戻る