特許
J-GLOBAL ID:200903071063574589

プロセッサ及びその制御方法

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平7-342210
公開番号(公開出願番号):特開平9-185507
出願日: 1995年12月28日
公開日(公表日): 1997年07月15日
要約:
【要約】【課題】マイクロプロセッサにおいて、エイリアス関係にあるかどうかがコンパイル時に不明なメモリ参照命令を、性能を低下することなく自由にスケジュールすることを可能とする。【解決手段】参照したメモリアドレスとその命令の識別子を記憶する表をハードウェア上に設け、メモリ参照を行なった際に、参照したアドレスと当該命令の識別子をこの表上に記憶する命令により、参照したアドレスと当該命令の識別子を登録する。後続して実行されるメモリ参照命令の参照アドレスが登録されたアドレスと同一であれば、表上に記憶された識別子の表す命令に対する補正コードを実行する。これにより、エイリアス関係のない場合に実行される命令数を増加することなく、メモリ参照を行なう命令を自由にスケジュールできるようになる。
請求項(抜粋):
参照したメモリのアドレスとそのメモリを参照したメモリ参照命令の識別子の対応表を持ち、メモリからのデータのロードまたはストア時に参照対象のメモリのアドレスと当該メモリ参照命令の識別子を登録し、後続して実行されるメモリ参照命令の実行時にこの表を検査し参照対象アドレスが先に登録されたアドレスと同じであれば、登録された識別子に対応したメモリ参照命令の補正コードを実行して命令実行の補正を行なうことを特徴とするプロセッサ。
IPC (2件):
G06F 9/38 350 ,  G06F 9/45
FI (2件):
G06F 9/38 350 A ,  G06F 9/44 322 F

前のページに戻る