特許
J-GLOBAL ID:200903071108916869

DC/DCコンバータ

発明者:
出願人/特許権者:
代理人 (1件): 牛木 護
公報種別:公開公報
出願番号(国際出願番号):特願平4-228912
公開番号(公開出願番号):特開平6-078533
出願日: 1992年08月27日
公開日(公表日): 1994年03月18日
要約:
【要約】【目的】 各スイッチング手段間に加えられる電圧ストレスを最小にして、その定格電圧を小さくする。【構成】 キャパシタC1,C2を有するスイッチQ1,Q2を、トーテムポール形に接続する。このスイッチQ1とトランスT1との間に、ブロッキングキャパシタC3を挿入接続する。【効果】 動作時におけるFETS1のソース・ドレイン間電圧は、入力電圧VS にダイオードD1の電圧降下分を加えたものに過ぎない。同様に、FETS2のソース・ドレイン間電圧も、入力電圧VS とダイオードD2の電圧降下分を加えたものになる。
請求項(抜粋):
直流入力電源と、一次側と二次側とを備えたトランスと、固有のキャパシタンスを含み前記直流入力電源からの電力を選択的に前記トランスの一次巻線に印加する第1のスイッチング手段と、前記トランスの一次巻線と第1のスイッチング手段間に挿入接続された容量性素子と、固有のキャパシタンスを含み前記トランスの一次巻線と第1のスイッチング手段との直列回路の両端に接続された第2のスイッチング手段と、前記トランスの二次側に接続される整流回路と、この整流回路に接続される容量性または誘導性のフィルター回路とを備え、前記第1のスイッチング手段および第2のスイッチング手段はそれぞれ所定の時間間隔で交互にターンオンされ、かつ、その間にある一定のデッドバンドが存在するように構成されたものであることを特徴とするDC/DCコンバータ。
引用特許:
審査官引用 (1件)
  • 特公昭54-043168

前のページに戻る