特許
J-GLOBAL ID:200903071139492935

MOSFET同期整流用駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-047557
公開番号(公開出願番号):特開平10-248248
出願日: 1997年03月03日
公開日(公表日): 1998年09月14日
要約:
【要約】【課題】 整流素子の導通損失を低減すること。【解決手段】 主スイッチ4に接続した一次側の制御回路5と、該主スイッチ4に駆動信号と同期した信号を伝達する発光側のフォトカプラ15-1に接続したコンデンサ14と、検出信号の入力ラインに接続された受光側のフォトカプラ12-2と、負側出力端子に接続した転流側のMOSFET6と、前記トランス3に接続される整流側のMOSFET7と、前記主スイッチ4と同期した信号を受ける受光側のフォトカプラ15-2と、出力電圧を検出する検出回路11からの検出信号を伝達する発光側のフォトカプラ12-1とを有している。
請求項(抜粋):
スイッチング電源の同期整流回路において、トランスと、該トランスの一次側に接続される主スイッチと、該一次側主スイッチの駆動信号ラインに接続され該一次側主スイッチの駆動と同期した信号を出力する同期信号出力ラインとを含み、出力電圧を安定にするための検出信号の入力ラインを有する一次側の制御回路と、該同期信号出力ラインに前記主スイッチの駆動と同期した信号を伝達するための発光側のフォトカプラと、前記トランスの二次側の一端の出力ラインと出力の正側との間に接続された平滑用コイルと、前記出力ラインと前記平滑用コイルの接続点にドレインが、負側出力端子にソースが各々接続される第一のMOSFETと、前記トランスの二次側の一端の出力ラインにゲートが、前記トランス二次側の他端にドレインが負側出力端子にソースが各々接続される第二のMOSFETと、前記第一のMOSFETのゲートとドレインが、前記トランスの二次側の他端とソースが各々接続され前記第一のMOSFETのゲートに蓄積された電荷を放出するための第三のMOSFETと、該第三のMOSFETのゲートにエミッタと前記第一のMOSFETのゲートにコレクタが接続され、前記第三のMOSFETをオンするために前記一次側の主スイッチと同期した信号を伝達する受光側のフォトカプラとを備えていることを特徴とするMOSFET同期整流用駆動回路。
IPC (3件):
H02M 3/28 ,  H02M 1/092 ,  H02M 7/21
FI (4件):
H02M 3/28 F ,  H02M 3/28 T ,  H02M 1/092 ,  H02M 7/21 A

前のページに戻る