特許
J-GLOBAL ID:200903071247202854

CPU周辺制御装置

発明者:
出願人/特許権者:
代理人 (1件): 青木 輝夫
公報種別:公開公報
出願番号(国際出願番号):特願2000-154180
公開番号(公開出願番号):特開2001-337910
出願日: 2000年05月25日
公開日(公表日): 2001年12月07日
要約:
【要約】【課題】 制御信号が少ないCPUユニットを用いてCPUユニットよりも多くの制御信号を必要とするCPU周辺装置を制御することができること。【解決手段】 周辺装置制御手段2はCPU周辺装置制御手段1が出力する制御信号をエンコードしてCPU周辺装置2へ出力する。これにより、CPU周辺装置制御手段1はCPU周辺装置2を制御することができるようになる。同期信号出力手段4は周辺装置制御信号エンコード手段3がエンコードして出力した制御信号をクロックに同期させてCPU周辺装置2へ出力する。非同期信号同期出力手段5は、CPU周辺装置制御手段1が出力した制御信号をクロックに同期した制御信号として周辺装置制御信号エンコード手段3へ出力する。
請求項(抜粋):
CPU周辺装置を制御するCPU周辺装置制御手段と、前記CPU周辺装置制御手段によって制御されるCPU周辺装置と、前記CPU周辺装置制御手段が前記CPU周辺装置に出力する制御信号をエンコードして出力する周辺装置制御信号エンコード手段と、を備えたことを特徴とするCPU周辺制御装置。
IPC (2件):
G06F 13/12 340 ,  G06F 13/42 350
FI (2件):
G06F 13/12 340 C ,  G06F 13/42 350 A
Fターム (10件):
5B014EB01 ,  5B014GC01 ,  5B014GD05 ,  5B014GD17 ,  5B014GD19 ,  5B014GD46 ,  5B077AA18 ,  5B077FF11 ,  5B077GG16 ,  5B077HH03

前のページに戻る