特許
J-GLOBAL ID:200903071484817146

高電圧演算増幅器の出力段

発明者:
出願人/特許権者:
代理人 (1件): 大貫 進介 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-183962
公開番号(公開出願番号):特開平9-018252
出願日: 1996年06月24日
公開日(公表日): 1997年01月17日
要約:
【要約】【課題】 高電圧演算増幅器の出力段が提供される。【解決手段】 高電圧演算増幅器の電流ソーシング出力段は、低電圧入力信号VINを受信し、出力端子8において、低電圧入力信号に対応して高電流出力信号を与える。第1PNPトランジスタQ1は、電圧源VCCと、出力端子8に結合された複数の縦続PNPトランジスタQ2,Q3,Q8からQ11との間に結合される。第1PNPトランジスタQ1のベースは、入力信号VINを受信するために結合され、縦続PNPトランジスタのベースは、差動バイアス電圧を受け取るために結合される。制御回路Q5からQ7,R1からR5は、電圧源VCCと結合され、出力端子8と結合された入力を有して複数のバイアス電圧を導出し、また縦続PNPトランジスタQ2,Q3,Q8からQ11と結合されてバイアス電圧を縦続PNPトランジスタの個々のベースに供給して、縦続PNPトランジスタQ2,Q3,Q8からQ11が、出力信号の電圧スイングに依存するバイアス電圧によってバイアスされるようにする。
請求項(抜粋):
高電圧演算増幅器の電流ソーシング出力段であって:低電圧入力信号を受信する入力端子;前記低電圧入力信号に対応して高電流出力信号を与える出力端子;電圧源端子と、前記出力端子と結合された複数の縦続PNPトランジスタとの間に結合された第1PNPトランジスタであって、前記第1PNPトランジスタのベースは前記入力端子と結合され、前記縦続PNPトランジスタのベースは差動バイアス電圧を受け取るために結合される第1PNPトランジスタ;前記電圧源端子と結合され、前記出力端子と結合された入力を有して複数のバイアス電圧を導出し、また前記縦続PNPトランジスタと結合されて、前記バイアス電圧を前記縦続PNPトランジスタの個々のベースに供給する制御回路であって、これにより、前記縦続PNPトランジスタは、前記出力信号の電圧スイングに依存するバイアス電圧によってバイアスされる。

前のページに戻る