特許
J-GLOBAL ID:200903071775702850

位相誤差検出回路

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-142805
公開番号(公開出願番号):特開2002-344434
出願日: 2001年05月14日
公開日(公表日): 2002年11月29日
要約:
【要約】【課題】 ディジタルPLL回路に用いられている位相誤差検出回路の検出精度向上のため、発振器出力値の傾き値が正負のいずれにおいても、再生信号と発振器出力値との位相誤差値を正確に得ることを目的としている。【解決手段】 nビット発振器出力18の傾き信号19に対応して、再生信号20とnビット発振器出力18の位相誤差を求める演算処理を変える位相誤差検出回路13により、従来の位相誤差検出回路で起こり得た位相誤差の誤認識を減少させ、従来回路より安定したPLL回路動作を可能にする。
請求項(抜粋):
入力デジタル信号のエッジを検出するエッジ検出器と、基準クロック毎に出力値が変化する発振器出力値を1基準クロック遅延させる遅延器と、前記発振器出力値と前記遅延器の出力値より前記発振器出力値の連続する2値の傾きを検出する傾き検出器と、前記発振器出力値の連続する2値と前記エッジ検出器の出力信号より前記発振器出力値と前記デジタル信号との位相誤差値を求める演算処理を前記傾きにより変える演算処理器とを備えた位相誤差検出回路。
IPC (3件):
H04L 7/033 ,  G11B 20/14 351 ,  H03L 7/085
FI (3件):
G11B 20/14 351 A ,  H04L 7/02 B ,  H03L 7/08 A
Fターム (24件):
5D044AB05 ,  5D044AB07 ,  5D044BC03 ,  5D044CC04 ,  5D044GM14 ,  5D044GM15 ,  5J106AA04 ,  5J106BB04 ,  5J106CC01 ,  5J106CC26 ,  5J106CC41 ,  5J106DD13 ,  5J106DD38 ,  5J106DD44 ,  5J106DD48 ,  5J106EE01 ,  5J106JJ02 ,  5J106KK05 ,  5K047AA03 ,  5K047CC11 ,  5K047GG24 ,  5K047MM49 ,  5K047MM60 ,  5K047MM63

前のページに戻る