特許
J-GLOBAL ID:200903071813200929

ビット誤り率測定方法およびその装置

発明者:
出願人/特許権者:
代理人 (1件): 高橋 友二 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-144906
公開番号(公開出願番号):特開平9-307531
出願日: 1996年05月16日
公開日(公表日): 1997年11月28日
要約:
【要約】【課題】 例えばセルラー方式移動電話装置でハンドオーバ時の基地局選択のパラメータとしてビット誤り率を用いる場合、従来では不必要なデータを送信したり、誤り訂正符号を付加したりする必要があった。【解決手段】 送信側から送られてくる同期ワードと同じ内容をビットレジスタ4に格納しておき、送信側からの同期ワードを逐次シフトレジスタ3に格納し、上記ビットレジスタ4の内容と上記シフトレジスタ3の内容とを各ビットごとに比較器5で比較して通信回線のビット誤り率を測定する。
請求項(抜粋):
受信側で、送信側から送られてくる同期ワードと同じ内容をビットレジスタに格納しておき、送信側からの同期ワードを逐次シフトレジスタに格納し、上記ビットレジスタの内容と上記シフトレジスタの内容とを各ビットごとに比較して通信回線のビット誤り率を測定するビット誤り率測定方法。
IPC (2件):
H04L 1/00 ,  H04Q 7/22
FI (2件):
H04L 1/00 C ,  H04B 7/26 108
引用特許:
審査官引用 (5件)
  • 特開平4-339362
  • パターンの一致/不一致検出回路
    公報種別:公開公報   出願番号:特願平4-252181   出願人:安藤電気株式会社
  • 特開昭62-002730
全件表示

前のページに戻る