特許
J-GLOBAL ID:200903071840715922

半導体スイッチング素子の直列多重化時の電圧分担バランス確保方法

発明者:
出願人/特許権者:
代理人 (1件): 志賀 富士弥 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-085611
公開番号(公開出願番号):特開平9-285105
出願日: 1996年04月09日
公開日(公表日): 1997年10月31日
要約:
【要約】【課題】 電圧分担のため直列多重化され、スイッチング制御が行われる半導体スイッチング素子1,2,3,4のスイッチングタイミングを一致させることができる半導体スイッチング素子の直列多重化時の電圧分担バランス確保方法を提供する。【解決手段】 半導体スイッチング素子1,2,3,4の各々に印加される電圧を測定し、該測定電圧から各素子の電圧のばらつき量を電圧ばらつき量検出手段11a,11bによって検出し、該電圧ばらつき量からディレイ量決定手段12a,12bによってディレイ量を求め、該ディレイ量に応じて、ゲートパルス生成回路14から各素子へ送出されるゲート信号をディレイ回路13a,13bによって遅延、調整する。
請求項(抜粋):
直列多重化され、スイッチング制御が行われる半導体スイッチング素子の各々に印加される電圧を測定し、該測定電圧から半導体スイッチング素子の電圧のばらつき量を検出し、該電圧ばらつき量からディレイ量を求め、該ディレイ量に基づいて、半導体スイッチング素子のゲート信号の遅れを調整して前記ばらつきを補正することを特徴とする半導体スイッチング素子の直列多重化時の電圧分担バランス確保方法。
IPC (6件):
H02M 1/08 341 ,  G05F 1/10 301 ,  H02M 1/00 ,  H03K 17/10 ,  H03K 17/16 ,  H02M 7/48
FI (6件):
H02M 1/08 341 B ,  G05F 1/10 301 A ,  H02M 1/00 M ,  H03K 17/10 ,  H03K 17/16 M ,  H02M 7/48 Q

前のページに戻る