特許
J-GLOBAL ID:200903071869391484

プログラマブル・コントローラ

発明者:
出願人/特許権者:
代理人 (1件): 和田 成則
公報種別:公開公報
出願番号(国際出願番号):特願平4-273012
公開番号(公開出願番号):特開平6-124103
出願日: 1992年10月12日
公開日(公表日): 1994年05月06日
要約:
【要約】【目的】 本体ベース上のI/Oユニットおよび増設ベース上のI/Oユニットへ各々最適なアクセスタイミングでアクセスする。【構成】 I/Oテーブルメモリ19は、各ベース1,2に装着されたI/Oユニット13,23のチャネル番号と、I/Oユニット13,23が装着されたスロットのアドレスとを対応させたI/Oテーブルを記憶している。ユーザプログラム実行部18は、各ベース1,2毎にウエイト数を記憶しており、ユーザプログラムの実行によりI/Oユニット13,23のチャネルを指定する際には、I/Oテーブルメモリ19に記憶されたI/Oテーブルを参照して当該I/Oユニット13,23のチャネル番号をスロットアドレスに変換し、そのスロットアドレスを当該I/Oユニット13,23が装着されたベース1,2のウエイト時間だけ遅延させて出力する。
請求項(抜粋):
ユーザプログラムを実行するCPUユニットが本体ベースに装着され、当該本体ベースには複数のI/Oユニットが装着された複数の増設ベースが増設ケーブルを介して接続されたプログラマブル・コントローラにおいて、各ベースに装着されたI/Oユニットのチャネル番号と、I/Oユニットが装着されたスロットのスロットアドレスとを対応させたI/Oテーブルが格納されたI/Oテーブルメモリと、ベース毎にウエイト時間を記憶しており、ユーザプログラムの実行によりI/Oユニットのチャネルを指定する際には、上記I/Oテーブルメモリに記憶されたI/Oテーブルを参照して当該I/Oユニットのチャネル番号をスロットアドレスに変換し、そのスロットアドレスを当該I/Oユニットが装着されたベースのウエイト時間だけ遅延して出力するユーザプログラム実行手段と、を具備することを特徴とするプログラマブル・コントローラ。
引用特許:
審査官引用 (3件)
  • 特開平1-183752
  • 特開平4-018657
  • 特開昭57-120105

前のページに戻る