特許
J-GLOBAL ID:200903072054762859

駆動回路一体型表示装置

発明者:
出願人/特許権者:
代理人 (1件): 外川 英明
公報種別:公開公報
出願番号(国際出願番号):特願平9-047902
公開番号(公開出願番号):特開平10-240164
出願日: 1997年03月03日
公開日(公表日): 1998年09月11日
要約:
【要約】【課題】 走査線駆動回路の耐圧を向上させかつ信号線駆動回路の所望の動作スピードが得られる駆動回路一体型表示装置を提供することを目的とする。【解決手段】 走査線駆動回路に含まれるバッファ回路を構成する薄膜トランジスタのチャネル長を、信号線駆動回路に含まれるバッファ回路を構成する薄膜トランジスタのチャネル長よりも長くする。
請求項(抜粋):
一主面上に互いに交差するよう配列された複数の走査線及び信号線と、前記走査線及び信号線の交差部に対応して配置された画素薄膜トランジスタ及び該画素薄膜トランジスタを介して前記信号線と接続される画素電極と、タイミング信号発生回路及びこれに接続された第1のバッファ回路及び該第1のバッファ回路の出力に基づき外部から外部から入力される映像信号を直並列変換するアナログスイッチからなる直並列変換回路を含む信号線駆動回路と、外部から入力される走査信号を直並列変換する直並列変換回路及び該直並列変換回路の出力を前記走査線に供給する第2のバッファ回路を含む走査線駆動回路とを備えたアクティブマトリクス型基板と、前記アクティブマトリクス基板に対向配置され、内面に対向電極が形成された対向電極を備えた対向基板とを具備し、前記第1のバッファ回路及び第2のバッファ回路は前記画素薄膜トランジスタと同一工程で作成された薄膜トランジスタを含み、かつ該第1のバッファ回路内の薄膜トランジスタのチャネル長が第2のバッファ回路内の薄膜トランジスタのチャネル長より長いことを特徴とする駆動回路一体型表示装置。
IPC (3件):
G09F 9/33 ,  G02F 1/133 500 ,  H01L 29/786
FI (3件):
G09F 9/33 F ,  G02F 1/133 500 ,  H01L 29/78 612 B

前のページに戻る