特許
J-GLOBAL ID:200903072153791224
電子制御装置
発明者:
出願人/特許権者:
代理人 (1件):
西教 圭一郎
公報種別:公開公報
出願番号(国際出願番号):特願平4-303927
公開番号(公開出願番号):特開平6-149626
出願日: 1992年11月13日
公開日(公表日): 1994年05月31日
要約:
【要約】【目的】 電子制御装置に用いられているCPUと、その中で使用されるALUおよびレジスタ部の機能をチェックし、信頼性の向上を図る。【構成】 CPUが実行するメインルーチンに挿入された複数のゲート処理ごとに、メインルーチンの処理手順に従って演算処理し、処理結果を順次記憶させる(n2,n4,n6,n8)。最終ゲートにおいて前記記憶された値と、期待値とを比較する(n10,n11)ことにより、前記CPUをはじめALU、レジスタ部の機能の良否をチェックする。
請求項(抜粋):
予め定めるプログラムに従って制御が行われる電子制御装置において、処理の順序によって結果が異なる予め定める複数の演算処理を、プログラム実行中に処理が必ず行われる箇所に挿入して、予め定める順序で実行する処理手段と、処理手段の演算処理結果を予め定める期待値と比較し、比較結果が不一致のとき異常状態であると判断する監視手段とを含むことを特徴とする電子制御装置。
IPC (2件):
G06F 11/30 305
, G06F 11/00 350
前のページに戻る