特許
J-GLOBAL ID:200903072281038628

マトリクス型表示装置とその駆動方法

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-084771
公開番号(公開出願番号):特開2002-287685
出願日: 2001年03月23日
公開日(公表日): 2002年10月04日
要約:
【要約】【課題】 半導体層を有するスイッチング素子を用いた表示装置において、FRCによる階調表示時にフレーム周波数を上げずにフリッカの発生を防止する。【解決手段】 階調データを出力する階調レジスタを水平及び垂直同期信号193、194により階調制御部191は階調レジスタ回路192のレジスタをシフト処理させる。このシフト処理により同一フレーム面内および、フレーム間でオンオフパターンをランダムに分散させ、フリッカの発生を防止することができる。
請求項(抜粋):
画素電極と前記画素電極に接続された半導体層を有するスイッチング素子がマトリックス状に配置され、フレームレートコントロールにより階調表示を行う表示装置であって、複数の階調レジスタと、前記階調レジスタを水平同期信号もしくは垂直同期信号によってシフト処理する階調制御部と、セグメント信号線ごとに設けられた階調選択回路を具備し、前記階調レジスタ出力が順次前記階調選択回路に接続され、前記階調選択回路は同時刻の階調レジスタの出力を用いて、階調処理を行うことを特徴とするマトリクス型表示装置。
IPC (5件):
G09G 3/20 641 ,  G09G 3/20 611 ,  G02F 1/133 550 ,  G02F 1/133 575 ,  G09G 3/36
FI (5件):
G09G 3/20 641 F ,  G09G 3/20 611 E ,  G02F 1/133 550 ,  G02F 1/133 575 ,  G09G 3/36
Fターム (23件):
2H093NA16 ,  2H093NA55 ,  2H093NC22 ,  2H093NC28 ,  2H093ND06 ,  2H093ND10 ,  2H093ND39 ,  2H093ND54 ,  5C006AA14 ,  5C006AF13 ,  5C006BB15 ,  5C006BC16 ,  5C006FA23 ,  5C006FA56 ,  5C080AA10 ,  5C080BB05 ,  5C080DD06 ,  5C080EE29 ,  5C080FF11 ,  5C080GG12 ,  5C080JJ01 ,  5C080JJ02 ,  5C080JJ06

前のページに戻る