特許
J-GLOBAL ID:200903072418356401

同期型半導体記憶装置

発明者:
出願人/特許権者:
代理人 (7件): 三好 秀和 ,  岩▲崎▼ 幸邦 ,  川又 澄雄 ,  中村 友之 ,  伊藤 正和 ,  高橋 俊一 ,  高松 俊雄
公報種別:公開公報
出願番号(国際出願番号):特願2004-285235
公開番号(公開出願番号):特開2006-099877
出願日: 2004年09月29日
公開日(公表日): 2006年04月13日
要約:
【課題】同期型半導体記憶装置のリフレッシュ動作の高速化とデータバス効率の向上を図る。【解決手段】複数のワード線WLと複数のカラム選択線CSLをマトリックス状に配置した交差部にメモリセルを備えるメモリセルアレイを分割して構成された複数のバンク180〜183と、複数のバンクに共通に配置されたリフレッシュロウアドレスカウンタ6と、リフレッシュ実行回数をカウントするリフレッシュ動作実行回数検知回路16を備え,リフレッシュロウアドレスカウンタ6に対して制御信号CTを出力するリフレッシュコントローラ8と、リフレッシュコントローラ8に接続され、オートリフレッシュ動作において第1のオートリフレッシュコマンド入力の際にリフレッシュ選択するバンクアドレスを受け取り、受け取ったリフレッシュバンクアドレスに従ってバンク180〜183を選択するバンク選択回路140〜143とを備える同期型半導体記憶装置。【選択図】図1
請求項(抜粋):
複数のワード線と複数のカラム選択線をマトリックス状に配置した交差部にメモリセルを備える複数のバンクと、 前記複数のバンクに共通に配置されたリフレッシュロウアドレスカウンタと、 リフレッシュ実行回数をカウントするリフレッシュ動作実行回数検知回路を備え,前記リフレッシュロウアドレスカウンタに制御信号を出力するリフレッシュコントローラと、 前記リフレッシュコントローラに接続され、オートリフレッシュ動作において第1のオートリフレッシュコマンド入力の際にリフレッシュ選択するバンクアドレスを受け取り、受け取ったリフレッシュバンクアドレスに従って前記バンクを選択するバンク選択回路 とを備えること特徴とする同期型半導体記憶装置。
IPC (1件):
G11C 11/406
FI (1件):
G11C11/34 363K
Fターム (10件):
5M024AA90 ,  5M024BB22 ,  5M024BB39 ,  5M024EE02 ,  5M024EE29 ,  5M024LL01 ,  5M024PP01 ,  5M024PP02 ,  5M024PP03 ,  5M024PP07
引用特許:
出願人引用 (1件)

前のページに戻る