特許
J-GLOBAL ID:200903072606208126

メモリ制御装置

発明者:
出願人/特許権者:
代理人 (1件): 小沢 信助
公報種別:公開公報
出願番号(国際出願番号):特願平3-303325
公開番号(公開出願番号):特開平5-143448
出願日: 1991年11月19日
公開日(公表日): 1993年06月11日
要約:
【要約】【目的】メモリをキャッシュライン単位で分散化することによりメモリのアクセス効率を向上させる。【構成】複数個のプロセッサと各プロセッサが共有する共有メモリを備え、前記各プロセッサはキャッシュを有し、前記共有メモリはキャッシュライン単位に分割され、各プロセッサはキャッシュライン単位で共有メモリをアクセスするようにする。
請求項(抜粋):
複数個のプロセッサと各プロセッサが共有する共有メモリを備え、前記各プロセッサはキャッシュを有し、前記共有メモリはキャッシュライン単位に分割され、各プロセッサはキャッシュライン単位で共有メモリをアクセスするように構成したことを特徴とするメモリ制御装置。
IPC (3件):
G06F 12/06 540 ,  G06F 12/08 ,  G06F 12/08 310

前のページに戻る