特許
J-GLOBAL ID:200903072698579400

並列計算機及びメモリ装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-155948
公開番号(公開出願番号):特開平11-353288
出願日: 1998年06月04日
公開日(公表日): 1999年12月24日
要約:
【要約】【課題】 ハードウェア量の増加や制御の複雑化を招くことなく、効率的なメモリアクセスを可能とし、より高速に並列処理を実行することを可能とする並列計算機を提供すること。【解決手段】 複数の計算ユニットが格子状に配列された並列計算機であって、アクセス対象となる複数のメモリユニットを格子状に配列し且つ計算ユニットの格子に対して半ピッチずらして配置した場合における、当該1つのメモリユニットに隣り合う複数の計算ユニットにより、当該1つのメモリユニットを共有するための手段を備えたことを特徴とする。隣り合う前記計算ユニットと前記メモリユニットについて、該計算ユニットに専用に設けられた計算ユニットバスと、該メモリユニットに専用に設けられたメモリユニットバスとを、トライステートバッファを介して接続する。
請求項(抜粋):
複数の計算ユニットが格子状に配列された並列計算機であって、アクセス対象となる複数のメモリユニットを格子状に配列し且つ計算ユニットの格子に対して半ピッチずらして配置した場合における、当該1つのメモリユニットに隣り合う複数の計算ユニットにより、当該1つのメモリユニットを共有するための手段を備えたことを特徴とする並列計算機。
IPC (2件):
G06F 15/16 390 ,  G06T 1/20
FI (2件):
G06F 15/16 390 T ,  G06F 15/66 K
引用特許:
審査官引用 (2件)
  • 特開平4-054575
  • 特公平1-049982

前のページに戻る