特許
J-GLOBAL ID:200903072747806647
半導体装置及びこれを用いた算術演算システム、画像処理システム、音声信号処理システム、パターン認識システム、信号処理システム、並列データ処理システム、ビデオ信号処理システム
発明者:
,
出願人/特許権者:
,
代理人 (1件):
山下 穣平
公報種別:公開公報
出願番号(国際出願番号):特願平8-013961
公開番号(公開出願番号):特開平9-212339
出願日: 1996年01月30日
公開日(公表日): 1997年08月15日
要約:
【要約】【課題】 高集積化した高並列システムの実現が困難。【解決手段】 演算増幅器1の非反転入力端子(+)に2以上の入力端子16〜19がそれぞれ第1の容量手段8〜11を介して共通接続され、該演算増幅器1の反転入力端子(-)は第2の容量手段15を介して該演算増幅器の出力端子2に接続されるとともに、2以上の入力端子20,21がそれぞれ第3の容量手段12,13を介して共通接続され、該非反転入力端子(+)と該第1の容量手段8〜11との接点である第1のフローティングノード、及び該反転入力端子(-)と該第2,3の容量手段12,13との接点である第2のフローティングノードがリセット手段3,4に接続されてなる。
請求項(抜粋):
演算増幅器の非反転入力端子に2以上の入力端子がそれぞれ第1の容量手段を介して共通接続され、該演算増幅器の反転入力端子は、第2の容量手段を介して該演算増幅器の出力端子に接続されるとともに、2以上の入力端子がそれぞれ第3の容量手段を介して共通接続され、該非反転入力端子と該第1の容量手段との接点である第1のフローティングノード、及び該反転入力端子と該第2,3の容量手段との接点である第2のフローティングノードがリセット手段に接続されてなる半導体装置。
IPC (4件):
G06F 7/50
, G06G 7/14
, H03F 3/70
, H03H 19/00
FI (4件):
G06F 7/50 A
, G06G 7/14 J
, H03F 3/70
, H03H 19/00
前のページに戻る