特許
J-GLOBAL ID:200903072755693878
発光素子駆動回路
発明者:
,
出願人/特許権者:
代理人 (1件):
加藤 朝道
公報種別:公開公報
出願番号(国際出願番号):特願2004-013465
公開番号(公開出願番号):特開2005-208242
出願日: 2004年01月21日
公開日(公表日): 2005年08月04日
要約:
【課題】 ガンマ特性を有する発光素子駆動回路の回路規模を縮減し、チップ面積を縮減可能とすることができる回路と表示装置の提供。【解決手段】 基準電流(IREF)に基づき出力する電流の値が規定される複数の電流源(図1のM00〜M0i)と、複数の電流源と電流出力端間の電流パスを映像信号の所定の下位ビット信号に基づきオン・オフ制御するスイッチ回路(SW01〜SW0i)とを備え、映像信号の所定の下位ビット信号に応じた第1の出力電流を出力する第1の電流駆動回路(10)と、映像信号の上位ビット信号に応じた第2の出力電流を出力する第2の電流駆動回路(20)と、基準電流(IREF)を映像信号の上位ビットに基づき可変制御させる電流源回路(30)を備え、第1及び第2の電流駆動回路からの前記第1及び第2の出力電流を合成した電流が出力電流として出力され、映像信号の1LSBの変化に対応する出力電流の変化量が映像信号の値に応じて可変され、ガンマ特性を線形近似し、輝度調節回路(40)からの制御信号に基づき、表示パネル全体の輝度を可変制御する。【選択図】 図1
請求項(抜粋):
複数ビットの入力信号を入力する入力端子と、
出力電流を出力する出力端子と、
を有し、前記入力端子から入力された前記入力信号は、所定の下位ビットと、前記下位ビットよりも上位に位置する上位ビットとに区分され、
基準電流を生成する電流源を有し、前記入力信号の前記上位ビットに基づき、出力する基準電流の値を可変制御する電流源回路と、
前記入力信号の前記下位ビット信号に対応する第1の出力電流を、前記基準電流に基づき生成して出力する第1の電流生成回路と、
前記入力信号の前記上位ビット信号に対応する第2の出力電流を、前記基準電流の電流源とは別の電流源から生成して出力する第2の電流生成回路と、
を含み、
前記第1の出力電流及び前記第2の出力電流を合成した電流が前記出力電流として前記出力端子から出力され、
前記入力端子に入力される前記入力信号と、前記出力端子から出力される前記出力電流間の特性が、予め定められた所定の非直線性の入出力特性とされる、ことを特徴とする駆動回路。
IPC (5件):
G09G3/30
, G09G3/20
, H01L33/00
, H03M1/74
, H05B33/14
FI (9件):
G09G3/30 K
, G09G3/30 J
, G09G3/20 612F
, G09G3/20 623F
, G09G3/20 641D
, G09G3/20 641Q
, H01L33/00 J
, H03M1/74
, H05B33/14 A
Fターム (29件):
3K007AB02
, 3K007AB17
, 3K007AB18
, 3K007BA06
, 3K007DB03
, 3K007GA00
, 3K007GA04
, 5C080AA06
, 5C080BB05
, 5C080CC03
, 5C080DD03
, 5C080DD25
, 5C080EE28
, 5C080FF11
, 5C080HH09
, 5C080JJ02
, 5C080JJ03
, 5C080JJ05
, 5F041BB03
, 5F041BB12
, 5F041BB13
, 5F041DB08
, 5F041FF04
, 5J022AB06
, 5J022BA09
, 5J022CD03
, 5J022CF04
, 5J022CF07
, 5J022CF09
引用特許:
出願人引用 (1件)
-
特開平2-148687号公報(第5-6頁、第2図)
前のページに戻る