特許
J-GLOBAL ID:200903072966493344

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 菅野 中
公報種別:公開公報
出願番号(国際出願番号):特願平4-142162
公開番号(公開出願番号):特開平5-313778
出願日: 1992年05月07日
公開日(公表日): 1993年11月26日
要約:
【要約】【目的】 マイクロコンピュータの動作中における低消費電力化を図る。【構成】 STOP状態で、INTP0が“1”になると、クロック発生回路3aは、クロック発振を開始する。ORANDゲート32は、周辺回路40のブロック4aへクロック92を供給する。次に、INTP1が“1”になると、ORANDゲート33は、ブロック4bへクロック93を供給する。さらに、INTP2が“1”になると、クロック発生回路3aは、クロック発振を停止する。【効果】 外部入力信号によって、周辺回路のブロックへ動作クロックを供給し、或いは停止することができ、これにより、動作中の低消費電力化を実現できる。
請求項(抜粋):
中央処理ユニットを含むシステム全体に動作クロックを供給するクロック発生回路と、クロック発振開始手段と、クロック発振停止手段と、クロック供給手段とを有するマイクロコンピュータであって、クロック発振開始手段は、クロック発振を停止させているスタンバイ状態中に第1の外部入力信号によってクロック発生回路にクロック発振を開始させるものであり、クロック発振停止手段は、前記スタンバイ状態中に前記第1の外部入力信号によって開始したクロック発振を第2の外部入力信号によって停止させるものであり、クロック供給手段は、前記第1の外部入力信号によってクロック発振を開始したクロックをマイクロコンピュータの特定のブロックにのみ供給するものであることを特徴とするマイクロコンピュータ。
IPC (2件):
G06F 1/04 301 ,  G06F 15/78 510

前のページに戻る