特許
J-GLOBAL ID:200903073032284992

同報機能を有するATMスイッチ回路およびその同報出力方法

発明者:
出願人/特許権者:
代理人 (1件): 富田 和子
公報種別:公開公報
出願番号(国際出願番号):特願平4-214116
公開番号(公開出願番号):特開平6-062041
出願日: 1992年08月11日
公開日(公表日): 1994年03月04日
要約:
【要約】【目的】 ATMスイッチにおいて同報機能を実現することを目的とする。【構成】 入力されたセルは多重化部3で多重された後、空きアドレス管理メモリ9から与えられるアドレス値に従ってバッファメモリ4に記憶される。書込み制御部6は、セルのヘッダ部を調べ、セルを出力する出力ハイウェイに対応する全てのアドレスメモリに当該アドレス値を記憶する。この際、各アドレスメモリの内容量を示すカウンタにより、最も内容量の多いアドレスメモリに記憶するアドレス値に対してフラグ信号を付加する。バッファメモリ4の出力側では、各アドレスメモリから順にアドレス値を1つずつ読み出し、その値をバッファメモリ4に与え、セルを出力する。さらに、アドレス値と同時にフラグ信号が出現した場合は、当該アドレス値を空きアドレス管理メモリに記憶する。
請求項(抜粋):
複数の入力ハイウェイおよび出力ハイウェイに接続され、入力ハイウェイを介して到着した、固定長のセルを出力ハイウェイにスイッチングするATM(Asynchronous Transfer Mode)スイッチ回路において、到着セルを記憶するバッファメモリと、出力ハイウェイに対応して設けられ、バッファメモリのセル格納アドレス値を到着順に記憶して出力するアドレスメモリと、到着したセルが出力される出力ハイウェイを解析してバッファメモリの書き込みを制御する書き込み制御部と、バッファメモリの読み出しを指示する読み出し制御部と、バッファメモリの空きアドレスの管理をする空きアドレス管理手段とを有し、書き込み制御部は、到着したセルに含まれるルーチング情報を解析し、出力ハイウェイに対応するアドレスメモリに該アドレス値の記憶を指示し、空きアドレス管理手段にアドレス値の出力を指示して該アドレスにセルを書き込み、また、同報か否かを判定し、同報の場合には、該同報セルのアドレス出力がより遅いアドレスメモリを空きアドレス管理手段に通知し、空きアドレス管理手段は、書き込み制御部からの指示があるとバッファメモリの読み出し時に空きアドレスとなるかならないかの情報とアドレス値とを出力し、また、アドレスメモリから出力されたアドレス値の空きアドレスとなるかならないかの情報を参照して、空きアドレスの場合に該アドレス値を記憶し、読み出し制御部は、アドレスメモリに対してアドレス値の出力を指示して、該アドレス値に対応するバッファメモリのセルを読み出し、アドレスメモリに対応する出力ハイウェイに出力させることを特徴とする同報機能を有するATMスイッチ回路。
IPC (4件):
H04L 12/48 ,  H04L 12/18 ,  H04Q 3/52 101 ,  H04Q 11/04
FI (4件):
H04L 11/20 Z ,  H04L 11/18 ,  H04Q 11/04 V ,  H04Q 11/04 R
引用特許:
審査官引用 (2件)
  • 特開平4-175034
  • 特開平4-175034

前のページに戻る