特許
J-GLOBAL ID:200903073174687334

スイッチング電源

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公開公報
出願番号(国際出願番号):特願平7-140396
公開番号(公開出願番号):特開平8-336282
出願日: 1995年06月07日
公開日(公表日): 1996年12月17日
要約:
【要約】【目的】 アクティブクランプ方式と同期整流との組合せにおいて、同期整流用および環流用のFETのゲート破壊の危険性をなくし、更にゲート駆動ロスも低減する。【構成】 同期整流用のFET・Q3のゲートを波形整形回路1を介してトランスTの2次巻線の一端に接続し、環流用のFET・Q4のゲートを波形整形回路2を介してトランスTの2次巻線の他端に接続する。波形整形回路1はコンデンサC3とし、波形整形回路2はコンデンサC4とする。これにより、FET・Q3,Q4のゲートに、トランスTの2次巻線電圧がそのまま加わるのではなく、コンデンサC3,C4によって直流カットされた電圧が加わる。
請求項(抜粋):
1次巻線および2次巻線を有するトランスと、このトランスの1次巻線に供給される電力を周期的にオン・オフするスイッチング手段と、このスイッチング手段がオフとされている間の指定された期間、前記トランスの2次巻線の両端の電圧を制限するクランプ手段と、前記トランスの2次巻線の出力を整流する整流手段と、この整流出力を平滑化する平滑化手段とを備えたスイッチング電源において、前記整流手段は、前記トランスの2次巻線の間にチャンネルが並列接続された環流用の電界効果トランジスタと、前記トランスの2次巻線にチャンネルが直列接続された同期整流用の電界効果トランジスタとを有し、前記同期整流用の電界効果トランジスタのゲートと前記トランスの2次巻線の一端との間に第1の波形整形手段が設けられ、前記環流用の電界効果トランジスタのゲートと前記トランスの2次巻線の他端との間に第2の波形整形手段が設けられていることを特徴とするスイッチング電源。
IPC (2件):
H02M 7/21 ,  H02M 3/28
FI (3件):
H02M 7/21 A ,  H02M 3/28 C ,  H02M 3/28 T
引用特許:
審査官引用 (3件)

前のページに戻る