特許
J-GLOBAL ID:200903073321323564

コンピュータシステム及びリセット制御方法

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-138815
公開番号(公開出願番号):特開平9-319602
出願日: 1996年05月31日
公開日(公表日): 1997年12月12日
要約:
【要約】【課題】リセット動作の実行要求があった場合であっても、最大限のデータ保存を可能にする。【解決手段】リセット動作の実行要求がリセットスイッチ30の押下によって通知されるコンピュータシステムにおいて、リセットスイッチ30と接続され、リセットスイッチ30からリセット動作の実行要求が通知された際にCPU10に対してNMI(ノン・マスカバル・インタラプト)を発生し、一定時間内にCPU10からのNMIに対する応答がなかった場合にハードウェアリセットを発生するリセットコントローラ28を設け、リセットコントローラ28からNMIが発生した際に、CPU10がNMI発生時用のプログラムに従って、実行中の処理のデータ保存を行なう。
請求項(抜粋):
リセット動作の実行要求がリセットスイッチの押下によって通知されるコンピュータシステムにおいて、前記リセットスイッチと接続され、前記リセットスイッチからリセット動作の実行要求が通知された際にCPUに対してNMI(ノン・マスカバル・インタラプト)を発生し、一定時間内にCPUからの前記NMIに対する応答がなかった場合にハードウェアリセットを発生するリセットコントローラと、前記リセットコントローラから前記NMIが発生した際に、実行中の処理のデータ保存を行なう保存手段とを具備したことを特徴とするコンピュータシステム。
IPC (2件):
G06F 11/14 310 ,  G06F 1/24
FI (2件):
G06F 11/14 310 L ,  G06F 1/00 350 B

前のページに戻る