特許
J-GLOBAL ID:200903073440347617

信号入力回路

発明者:
出願人/特許権者:
代理人 (1件): 長尾 常明
公報種別:公開公報
出願番号(国際出願番号):特願平9-029615
公開番号(公開出願番号):特開平10-214905
出願日: 1997年01月29日
公開日(公表日): 1998年08月11日
要約:
【要約】【課題】 信号入力端子への過電圧印加から内部回路を保護する。【解決手段】 信号入力端子1とVDDの電源端子2との間、信号入力端子1とVSSの電源端子3との間に各々保護ダイオードD1、D2を接続した信号入力回路において、両電源端子2、3に接続される電源ライン11、12の相互間に、ソースとゲートを共通接続した保護トランジスタMN2を接続し、且つその保護トランジスタMN2の接続位置を、前記両電源ラインにける過電圧印加時の電流経路の前記信号入力端子1の部分からの合計抵抗値が約10Ω以下となる位置に設定した。
請求項(抜粋):
CMOS回路の信号入力端子と高電位電源端子との間、該信号入力端子と低電位電源端子との間に、各々保護ダイオードを接続した信号入力回路において、前記両電源端子に接続される電源ライン相互間に、スナップバック電圧が前記CMOS回路のトランジスタの耐圧以下で且つソースとゲートを共通接続した保護トランジスタを接続したことを特徴とする信号入力回路。
IPC (7件):
H01L 21/8238 ,  H01L 27/092 ,  H01L 27/04 ,  H01L 21/822 ,  H02H 3/22 ,  H03K 19/0175 ,  H03K 19/003
FI (5件):
H01L 27/08 321 H ,  H02H 3/22 ,  H03K 19/003 E ,  H01L 27/04 H ,  H03K 19/00 101 K

前のページに戻る