特許
J-GLOBAL ID:200903073907677039
キャッシュ・メモリ・バンク制御装置
発明者:
出願人/特許権者:
代理人 (1件):
志賀 正武
公報種別:公開公報
出願番号(国際出願番号):特願平8-238229
公開番号(公開出願番号):特開平10-083349
出願日: 1996年09月09日
公開日(公表日): 1998年03月31日
要約:
【要約】【課題】 キャッシュ・バンクの選択および管理のための処理を簡素化でき、結果的にタスク切り替えに要する時間の短縮を実現可能にする。【解決手段】 キャッシュ・メモリ9を複数のキャッシュ・メモリ・バンクから構成し、レジスタ・バンク選択手段Aによる選択レジスタ・バンクの選択に連動して、前記複数のキャッシュ・メモリ・バンクのうちの一つを選択キャッシュ・メモリ・バンクとして選択する。
請求項(抜粋):
複数のタスクに対応して設けられた複数のレジスタ・バンクと、これらの複数のレジスタ・バンクのうちの一つを選択レジスタ・バンクとして選択するレジスタ・バンク選択手段と、メイン・メモリの一部のコピーを持つために用意されたキャッシュ・メモリとを備えたキャッシュ・メモリ・バンク制御装置において、前記キャッシュ・メモリが複数のキャッシュ・メモリ・バンクから構成され、前記レジスタ・バンク選択手段による前記選択レジスタ・バンクの選択に連動して、前記複数のキャッシュ・メモリ・バンクのうちの一つを選択キャッシュ・メモリ・バンクとして選択することを特徴とするキャッシュ・メモリ・バンク制御装置。
IPC (4件):
G06F 12/08
, G06F 12/08 310
, G06F 9/46 313
, G06F 9/46 340
FI (4件):
G06F 12/08 G
, G06F 12/08 310 Z
, G06F 9/46 313 Z
, G06F 9/46 340 B
引用特許:
前のページに戻る