特許
J-GLOBAL ID:200903074332585656
マイクロコンピュータ
発明者:
,
出願人/特許権者:
代理人 (1件):
河野 登夫
公報種別:公開公報
出願番号(国際出願番号):特願平7-014603
公開番号(公開出願番号):特開平8-211960
出願日: 1995年01月31日
公開日(公表日): 1996年08月20日
要約:
【要約】【目的】 割込み要因に応じて高速又は低速で割込み処理を行なう電力消費の少ないマイクロコンピュータの提供。【構成】 割込み要因に対応したレジスタ22,23,24は該要因が高速 (又は低速)処理を必要とする場合、“1” (又は“0”) を格納する。CPU 1が高速 (又は低速) 処理を必要とする割込み処理を実行する場合、選択部21はCPU 1の指示に基づき前記要因に対応したレジスタを選択して“1” (又は“0”) を取り出し、デコード部25にデコードせしめ、信号SG1 として“1” (又は“0”) 、信号SG2 として“0” (又は“1”) を生成して両選択回路3, 4へ与える。クロック選択回路3は、両信号SG1,SG2 に基づき高い (又は低い) 周波数のクロックCK0 (又はCK2 ) を選択してCPU 1へ与え、電源電圧選択回路4は高い (又は低い) 電圧の電源電圧V0 (又はV2 ) を選択してCPU 1へ与えるべく構成する。
請求項(抜粋):
周波数の異なるクロックを択一的に選択するクロック選択手段及び異なる電源電圧を択一的に選択する電源電圧選択手段を備えたマイクロコンピュータにおいて、割込み要因に対応した内容を格納するレジスタを備え、前記内容に応じて前記クロック選択手段及び前記電源電圧選択手段で行なう選択を制御すべくなしてあることを特徴とするマイクロコンピュータ。
IPC (6件):
G06F 1/04 301
, G06F 1/32
, G06F 1/26
, G06F 1/08
, G06F 9/46 310
, G06F 15/78 510
FI (3件):
G06F 1/00 332 Z
, G06F 1/00 334 Z
, G06F 1/04 320 Z
引用特許:
審査官引用 (2件)
-
マイクロコンピユータ
公報種別:公開公報
出願番号:特願平3-265802
出願人:日本電気株式会社
-
特開平1-260517
前のページに戻る