特許
J-GLOBAL ID:200903074521591845

電源回路

発明者:
出願人/特許権者:
代理人 (1件): 吉田 研二 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-007275
公開番号(公開出願番号):特開平9-201065
出願日: 1996年01月19日
公開日(公表日): 1997年07月31日
要約:
【要約】【課題】 放電用の抵抗を省略し、迅速な放電を行う。【解決手段】 主電源のオフ時に、スイッチSを操作して、小さな抵抗R1から大きな抵抗R2に切り換える。そして、トランジスタTr1,Tr3をオンして、トランジスタ20、22をオンする。これによって、平滑コンデンサ40の蓄積電荷が、トランジスタ20、22を介し流れ消費される。ここで、トランジスタ20における電流量は、そのゲートに印加電圧が大きな抵抗R2により制限されるため、所定値に抑制される。
請求項(抜粋):
主電源からの直流電圧を平滑コンデンサにより平滑してインバータに供給し、インバータにおけるスイッチングトランジスタのスイッチングを制御して所定の交流電流を出力する電源回路において、インバータにおける少なくとも1つのスイッチングトランジスタの制御端子に印加される制御電圧の大きさを調整するドライブ手段と、このドライブ手段を制御して、対応するスイッチングトランジスタを活性領域で動作させ、ここに流れる電流を所定値に制限する電流制限手段と、を有し、主電源からの直流電圧の出力オフ時に、上記電流制限手段により、上記スイッチングトランジスタの制御電圧を制御して、ここに所定の放電電流を流し、平滑コンデンサの蓄積電荷を消費させることを特徴とする電源回路。
IPC (3件):
H02M 7/48 ,  B60L 3/00 ,  H02P 7/63 302
FI (4件):
H02M 7/48 L ,  H02M 7/48 M ,  B60L 3/00 J ,  H02P 7/63 302 C

前のページに戻る