特許
J-GLOBAL ID:200903074530760331

D/A変換方法及びD/Aコンバータ

発明者:
出願人/特許権者:
代理人 (1件): 佐々木 聖孝
公報種別:公開公報
出願番号(国際出願番号):特願平11-267233
公開番号(公開出願番号):特開2001-094426
出願日: 1999年09月21日
公開日(公表日): 2001年04月06日
要約:
【要約】【課題】 電荷を互いに分配し合うデコード用コンデンサ間のキャパシタンスの誤差による影響を少なくして、信頼性の高いD/A変換特性を得ること。【解決手段】入力コードの各ビットについて、当該ビットの論理値が“1”のときはスイッチ20がオンになってコンデンサ14が電荷Q(C・Vref)をチャージし、当該ビットの論理値が“0”のときはスイッチ22またはスイッチ28がオンになってコンデンサ16(またはコンデンサ18)が電荷を零までディスチャージし、次いで両コンデンサ14,16(18)間でそれぞれ蓄積している電荷を各1/2に分配し合うことで、両コンデンサ14,16(18)に均等なデコード電圧を得る。コンデンサ14とコンデンサ16(またはコンデンサ18)との間でキャパシタンスに誤差があるときは、当該ビットの論理値が“1”,“0”のいずれであっても、デコード電圧は理想値から同一の方向(+側もしくは-側)にシフトする。
請求項(抜粋):
互いに同一または近似したキャパシタンスする第1および第2のコンデンサと、前記第1および第2のコンデンサを電気的に並列接続するためのスイッチとを用いてディジタル信号をアナログ信号に変換するD/A変換方法であって、入力ディジタル信号のバイナリコードについて最下位ビットから最上位ビットまで1ビット毎に、対象ビットが第1の論理値を有するときは前記スイッチを開いた状態で前記第1のコンデンサを前記第1の論理値に対応する第1の基準電圧でチャージしてから前記スイッチを閉じて前記第1および第2のコンデンサ間で電荷を分配し、対象ビットが第2の論理値を有するときは前記スイッチを開いた状態で前記第2のコンデンサを前記第2の論理値に対応する第2の基準電圧でチャージしてから前記スイッチを閉じて前記第1および第2のコンデンサ間で電荷を分配し、前記最上位ビットにおける前記第1および第2のコンデンサ間の電荷分配の結果得られる前記第1または第2のコンデンサの充電電圧を前記入力ディジタル信号に対応する出力アナログ信号として出力するD/A変換方法。
IPC (2件):
H03M 1/66 ,  H03M 1/06
FI (2件):
H03M 1/66 ,  H03M 1/06
Fターム (6件):
5J022AB07 ,  5J022BA01 ,  5J022CA01 ,  5J022CA07 ,  5J022CB01 ,  5J022CF07
引用特許:
出願人引用 (5件)
  • 特開平1-316016
  • 特開昭60-029054
  • 特開昭60-146529
全件表示

前のページに戻る