特許
J-GLOBAL ID:200903074814707929

遊技機

発明者:
出願人/特許権者:
代理人 (1件): 岩壁 冬樹
公報種別:公開公報
出願番号(国際出願番号):特願平11-373729
公開番号(公開出願番号):特開2001-187247
出願日: 1999年12月28日
公開日(公表日): 2001年07月10日
要約:
【要約】【課題】 遊技機の電源投入時に確実にマイクロコンピュータが起動し、遊技開始に不都合を生じさせることのない遊技機を提供する。【解決手段】 リセットIC651からのリセット信号は、NAND回路947に入力されるとともに、反転回路944を介してカウンタ941のクリア端子に入力される。カウンタ941は、クリア端子への入力がローレベルになると、発振器943からのクロック信号をカウントする。そして、カウンタ941のQ5出力がNOT回路を介してNAND回路947に入力される。また、カウンタ941のQ6出力は、フリップフロップ942のクロック端子に入力される。フリップフロップ942のQ出力はOR回路949に入力される。OR回路949の他方の入力には、NAND回路947の出力がNOT回路948を介して導入される。そして、OR回路949の出力がCPUのリセット端子に接続されている。
請求項(抜粋):
遊技者が所定の遊技を行うことが可能な遊技機であって、遊技機に設けられている電気部品を制御するための処理についての制御プログラムを実行するマイクロコンピュータを備え、前記マイクロコンピュータのリセット端子に、リセット解除を示すレベルを断続的に複数回与えることによってマイクロコンピュータを起動するシステムリセット手段と、前記システムリセット手段がリセット解除を示すレベルを与えるタイミングをマイクロコンピュータが動作可能な状態となるまで遅延させる遅延手段とを含むことを特徴とする遊技機。
IPC (2件):
A63F 7/02 326 ,  A63F 7/02 304
FI (2件):
A63F 7/02 326 Z ,  A63F 7/02 304 Z
Fターム (9件):
2C088AA31 ,  2C088BA13 ,  2C088BA17 ,  2C088BA32 ,  2C088BC02 ,  2C088BC15 ,  2C088BC58 ,  2C088EB15 ,  2C088EB55

前のページに戻る