特許
J-GLOBAL ID:200903074831437455
表示制御回路
発明者:
出願人/特許権者:
代理人 (1件):
鈴木 喜三郎 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-221620
公開番号(公開出願番号):特開平5-061433
出願日: 1991年09月02日
公開日(公表日): 1993年03月12日
要約:
【要約】【構成】フラットパネルインターフェイス回路を含む表示制御回路で、通常動作以外に消費電力削減動作モードがあり、かつ、前記消費電力削減動作モードの時、前記インターフェース回路の出力をハイインピーダンスとする。【効果】出力をハイインピーダンスとすることにより、次段に接続されているデバイスへの出力端子からのリーク電流を遮断することが可能となる。
請求項(抜粋):
フラットパネルインターフェイス回路において、第1の動作状態であるインターフェイスのための通常動作状態以外に、第2の動作状態である低消費電力である動作状態を有し、かつ、前記第2の動作状態である低消費電力化である動作状態の時、インターフェイスの出力をハイインピーダンスとすることを特徴とする表示制御回路。
IPC (4件):
G09G 3/20
, G06F 3/147
, H03K 19/00
, G09G 3/36
前のページに戻る