特許
J-GLOBAL ID:200903075185667761

電子回路のモデル化方法及び電子回路のシミュレーション方法

発明者:
出願人/特許権者:
代理人 (1件): 前田 実
公報種別:公開公報
出願番号(国際出願番号):特願平8-108913
公開番号(公開出願番号):特開平9-293092
出願日: 1996年04月30日
公開日(公表日): 1997年11月11日
要約:
【要約】【課題】 電子回路の遅延時間を高精度かつ高速に求めることができる電子回路のモデル化方法を提供する。【解決手段】 ステップS10でアナログシミュレーションを行ってn通りのパラメータXi に対する遅延時間Yi の関係(データ点)を求め、ステップS11でデータ点の始点と終点を遅延時間のモデルのデータ点とし、ステップS12で隣接データ点間の傾きai を求め、ステップS13で隣接する傾きai の絶対値差bi を求め、ステップS14で、傾きai の絶対値差bi の最大値から上位m個を選択して遅延時間のモデルのデータ点とし、ステップS15で各データ点間を線形補間してモデルf1(Xi )を形成する。
請求項(抜粋):
電子回路の遅延時間をモデル化する方法において、電子回路のパラメータをn(n:任意)通りに変化させ、各々のパラメータに対する電子回路の遅延時間を求め、上記各々のパラメータと、該パラメータに対応する遅延時間の組を座標とするデータ点を求め、各データ点間のパラメータの増分に対する遅延時間の増分を各データ点間の傾きとし、各データ点における上記傾きの変化を表す指標を求め、該指標の上位のm(m IPC (2件):
G06F 17/50 ,  G06F 17/17
FI (3件):
G06F 15/60 664 K ,  G06F 15/353 ,  G06F 15/60 668 A

前のページに戻る