特許
J-GLOBAL ID:200903075201665847
スイツチング装置
発明者:
出願人/特許権者:
代理人 (1件):
小池 晃 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-333989
公開番号(公開出願番号):特開平5-145443
出願日: 1991年11月22日
公開日(公表日): 1993年06月11日
要約:
【要約】【構成】 NICAMデコーダ回路3からのエラーパルスを積分する積分部13と、出力用の第1のスイッチングトランジスタTR1 の出力端子を第2のスイッチングトランジスタTR2 の制御端子に接続し、第2のスイッチングトランジスタTR2 の出力端子を第1のスイッチングトランジスタTR1 の入力端子に接続するヒステリシススイッチング部14とを有することにより、回路動作にヒステリシスを持たせる。【効果】 少ない部品で安価かつ容易にヒステリシスを持った動作をさせることができ、不要なオン・オフの繰り返しをさけ、回路動作を安定させて使いやすさを向上させる。
請求項(抜粋):
アナログ信号とディジタル信号の2系統の信号が両方送られてくる受信装置内に設けられて、該ディジタル信号をデコードするディジタル復号部からのエラーパルスに応じて、上記アナログ信号を復調するアナログ復調部からのアナログ出力と上記ディジタル復号部からのディジタル出力とを切り換えるスイッチング装置であって、上記ディジタル復号部から供給されるエラーパルスを積分する積分部と、上記積分部からの積分出力にヒステリシスを持たせるヒステリシススイッチング部とを有するスイッチング装置。
IPC (3件):
H04B 1/74
, H04N 5/60 102
, H04N 7/08
前のページに戻る