特許
J-GLOBAL ID:200903075492691017

電圧比較回路

発明者:
出願人/特許権者:
代理人 (1件): 若林 忠
公報種別:公開公報
出願番号(国際出願番号):特願平8-216382
公開番号(公開出願番号):特開平10-062455
出願日: 1996年08月16日
公開日(公表日): 1998年03月06日
要約:
【要約】【課題】 電圧比較回路が正常に動作可能な、入力信号の上限および下限を広げる。【解決手段】 ダーリントン接続されたPNPトランジスタQ01とQ03、Q02とQ04、カレントミラー回路を構成するNPNトランジスタQ05、Q06は第1の差動増幅器D1を構成し、ダーリントン接続されたNPNトランジスタQ07とQ09、Q08とQ10、カレントミラー回路を構成するPNPトランジスタQ11、Q12は第2の差動増幅器D2を構成している。第1の差動増幅器D1は同相入力電圧の下限がグランドレベル以下であり、第2の差動増幅器は同相入力電圧の上限が電源電圧以上である。
請求項(抜粋):
同相入力電圧範囲の下限がグランドレベル以下である第1の差動増幅器と、同相入力電圧範囲の上限が電源電圧以上である第2の差動増幅器と、前記第1および第2の差動増幅器の出力の論理に応じて信号を出力する出力手段を有する電圧比較回路。
IPC (2件):
G01R 19/165 ,  H03K 5/08
FI (2件):
G01R 19/165 A ,  H03K 5/08 E
引用特許:
審査官引用 (4件)
  • 特開昭62-281511
  • 特開昭62-281510
  • 特開昭61-156915
全件表示

前のページに戻る