特許
J-GLOBAL ID:200903075515865727
DC-DC変換器内の損失を小さくする方法と回路
発明者:
出願人/特許権者:
代理人 (4件):
浅村 皓
, 浅村 肇
, 清水 邦明
, 林 鉐三
公報種別:公表公報
出願番号(国際出願番号):特願2003-524098
公開番号(公開出願番号):特表2005-501497
出願日: 2002年08月21日
公開日(公表日): 2005年01月13日
要約:
本発明では、スイッチング変換器(100)は2つの端子の間に並列に接続する2個のトランジスタQ1とQ2とを含む。トランジスタQ1を最適化して動的損を小さくし、トランジスタQ2を最適化して伝導損を小さくする。変換器の動的損を実質的にQ1で決定し、変換器(100)の伝導損を実質的にQ2で決定するようにQ1とQ2とを形成して動作させる。したがって、従来技術の方法に見られる2種類の損失の間のトレーオフはなくなり、動的損と伝導損とを独立に小さくすることができる。また、Q1とQ2の特定の構成と動作方法により、低負荷(104)電流の状態で動作するときにゲート・キャパシタンス・スイッチング損を小さくすることができる。
請求項(抜粋):
回路であって、
第1のスイッチであって、第1の端子と第2の端子との間に並列に接続する第1のトランジスタと第2のトランジスタとを有し、前記第2のトランジスタは前記第1のトランジスタよりサイズが大きい第1のスイッチと、
コントローラ・ブロックであって、前記第1のスイッチに結合し、前記第1のスイッチを介して転送する第1の電流が所定量より大きい場合に前記コントローラ・ブロックが前記第1のスイッチをオンにするには、(1)前記第1のトランジスタをオンにして前記第2の端子の電圧レベルを前記第1の端子の所定の電圧レベルに向けて動かし、(2)前記第1の端子の電圧レベルが前記所定の電圧レベルに実質的に等しい電圧レベルに達した後で前記第2のトランジスタをオンにする、コントローラ・ブロックと、
を備える回路。
IPC (2件):
FI (4件):
H02M3/155 W
, H02M3/155 S
, H02M3/28 S
, H02M3/28 W
Fターム (11件):
5H730AA14
, 5H730BB13
, 5H730BB14
, 5H730BB23
, 5H730BB43
, 5H730DD04
, 5H730DD13
, 5H730EE02
, 5H730EE07
, 5H730EE08
, 5H730FG01
前のページに戻る