特許
J-GLOBAL ID:200903075544186960

半導体デバイス製造方法及びシステム

発明者:
出願人/特許権者:
代理人 (5件): 石田 敬 ,  鶴田 準一 ,  土屋 繁 ,  西山 雅也 ,  樋口 外治
公報種別:公開公報
出願番号(国際出願番号):特願2003-066910
公開番号(公開出願番号):特開2004-281453
出願日: 2003年03月12日
公開日(公表日): 2004年10月07日
要約:
【課題】薄片化半導体デバイスの製造工程において、より適切にプローブテストを行える方法及びシステムの実現。【解決手段】半導体ウエハ100上に複数の半導体デバイスを形成する半導体デバイスの形成工程11と、記半導体ウエハを薄片化する薄片化工程12と、薄片化した半導体ウエハを分離するダイシング工程14と、分離された半導体デバイスを組み立てる組立工程15とを備える半導体デバイス製造方法において、薄片化工程12後のダイシング工程14の前に、薄片化した半導体ウエハの電気的な検査を行うプローブテスト13を行う。【選択図】 図2
請求項(抜粋):
半導体ウエハ上に複数の半導体デバイスを形成する半導体デバイスの形成工程と、 前記半導体ウエハを薄片化する薄片化工程と、 薄片化した前記半導体ウエハを個別の半導体デバイスに分離するための処理を行うダイシング工程と、 分離された半導体デバイスを組み立てる組立工程とを備える半導体デバイス製造方法において、 前記薄片化工程後の前記ダイシング工程の前に、薄片化した前記半導体ウエハの前記複数の半導体デバイスにプローブを接触させて電気的な検査を行うプローブテストを行うことを特徴とする半導体デバイス製造方法。
IPC (2件):
H01L21/301 ,  H01L21/68
FI (4件):
H01L21/78 Z ,  H01L21/68 N ,  H01L21/78 B ,  H01L21/78 M
Fターム (7件):
5F031CA02 ,  5F031DA15 ,  5F031HA78 ,  5F031MA22 ,  5F031MA33 ,  5F031MA34 ,  5F031PA20

前のページに戻る