特許
J-GLOBAL ID:200903075701257168

プロセッサ・ノード

発明者:
出願人/特許権者:
代理人 (1件): 川口 義雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-160062
公開番号(公開出願番号):特開平7-056876
出願日: 1994年07月12日
公開日(公表日): 1995年03月03日
要約:
【要約】【目的】 メモリ・ブロックまたは接続バスを実現するために使用される技術によらず、メッセージ・トラフィックを改善し得るプロセッサ・ノードを提供する。【構成】 本発明によるプロセッサ・ノードは、プロセッサ(8)、ローカル・メモリ(11)及び共用メモリ(12)の間の並列接続を保証する少なくとも1つのローカル・バス(10)と、ローカル・メモリ(11)、共用メモリ(12)及び少なくとも1つの入出力機構(6)の間の並列接続を保証するネットワーク・バス(13)とを含む。
請求項(抜粋):
プロセッサ(8)、ローカル・メモリ(11)及び共用メモリ(12)の間の並列接続を保証する少なくとも1つのローカル・バス(10)と、ローカル・メモリ(11)、共用メモリ(12)及び少なくとも1つの入出力機構(6)の間の並列接続を保証するネットワーク・バスとを含むことを特徴とするプロセッサ・ノード。
FI (2件):
G06F 15/16 320 M ,  G06F 15/16 320 K
引用特許:
審査官引用 (2件)
  • 特開平1-144154
  • 特開昭59-218532

前のページに戻る