特許
J-GLOBAL ID:200903075926493995

静電気由来の欠陥のないリソグラフ印刷用イメ-ジング方法

発明者:
出願人/特許権者:
代理人 (1件): 古谷 馨 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-311818
公開番号(公開出願番号):特開2000-141584
出願日: 1999年11月02日
公開日(公表日): 2000年05月23日
要約:
【要約】【課題】 リソグラフ印刷プレートにおける静電気由来の欠陥を防止するための方法の提供。【解決手段】 印刷部材又はプレート100の種々の層120, 125, 130の誘電的性質が低減又は最小限とされる。これにより系の静電容量は減少し、所与の堆積された電荷に起因する電圧、従ってアーク生成の可能性が低下される。このことは、例えば印刷部材の基体130として、導電性フィルムを使用することによって達成できる。
請求項(抜粋):
リソグラフ印刷部材のイメージング方法であって、a. 実質的に非導電性の高分子製最上層と、イメージング層と、高分子製基体とを含む印刷部材を準備し、前記イメージング層はイメージング放射線の融除的な吸収を受ける材料から形成されているが前記最上層はそうではなく、前記最上層と前記基体がインク又はインクが付着しない液体に対して異なる親和性を有し、前記基体が導電性であるステップと、b. 前記印刷部材を接地された金属製支持体上に装着し、この支持体と前記基体との間に電気的接触を確立するステップと、c. 少なくとも1つのレーザ源で前記印刷部材上を走査し、この走査の間に前記印刷部材を前記レーザ源からの出力に対し、イメージを表すパターンでもって選択的に曝露して前記イメージング層を融除し、それにより前記最上層を除去し又は除去を容易として、前記印刷部材上にイメージ造作のアレイを直接に生成するステップとからなるものにおいて、d. 前記最上層が静電電荷を取得し、e. 前記イメージ造作のアレイが非イメージ領域を隔離する少なくとも1つの境界領域を含み、及びf. 前記基体が導電性であり、それにより前記静電電荷が前記境界領域を横断してアークを生成することを防止することからなる方法。
IPC (2件):
B41C 1/055 501 ,  B41N 1/14
FI (2件):
B41C 1/055 501 ,  B41N 1/14
引用特許:
審査官引用 (2件)

前のページに戻る